yincheng.zhong
2024-08-20 7744fffacb03dc81cc9dbaf9f5d86a0f21e79c03
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
/*
 * Copyright (c) 2019-2023 Beijing Hanwei Innovation Technology Ltd. Co. and
 * its subsidiaries and affiliates (collectly called MKSEMI).
 *
 * All rights reserved.
 *
 * Redistribution and use in source and binary forms, with or without
 * modification, are permitted provided that the following conditions are met:
 *
 * 1. Redistributions of source code must retain the above copyright notice,
 *    this list of conditions and the following disclaimer.
 *
 * 2. Redistributions in binary form, except as embedded into an MKSEMI
 *    integrated circuit in a product or a software update for such product,
 *    must reproduce the above copyright notice, this list of conditions and
 *    the following disclaimer in the documentation and/or other materials
 *    provided with the distribution.
 *
 * 3. Neither the name of MKSEMI nor the names of its contributors may be used
 *    to endorse or promote products derived from this software without
 *    specific prior written permission.
 *
 * 4. This software, with or without modification, must only be used with a
 *    MKSEMI integrated circuit.
 *
 * 5. Any software provided in binary form under this license must not be
 *    reverse engineered, decompiled, modified and/or disassembled.
 *
 * THIS SOFTWARE IS PROVIDED BY MKSEMI "AS IS" AND ANY EXPRESS OR IMPLIED
 * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
 * MERCHANTABILITY, NONINFRINGEMENT, AND FITNESS FOR A PARTICULAR PURPOSE ARE
 * DISCLAIMED. IN NO EVENT SHALL MKSEMI OR CONTRIBUTORS BE LIABLE FOR ANY
 * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
 * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
 * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
 * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
 * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
 * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
 */
 
#ifndef USER_CONFIG_H_
#define USER_CONFIG_H_
 
/* =========================================================================================================================== */
/* ================                                  Silicon configuration                                    ================ */
/* =========================================================================================================================== */
 
/** CPU model */
#define CPU_MK8000
 
/* =========================================================================================================================== */
/* ================                                    Board configuration                                    ================ */
/* =========================================================================================================================== */
 
/** UCI hardware port config: 0 - UART, 1 - SPI */
#define UCI_INTF_PORT (0)
 
/** UCI UART handshake enable, handshake pins configured from board.h */
#define UCI_INTF_UART_HS_EN (0)
 
/** UCI SPI half-duplex or full-duplex mode selection: 0 - half-duplex, 1 - full-duplex */
#define UCI_INTF_SPI_HD_FD (0)
 
#if UCI_INTF_PORT == 1
 
#if UCI_INTF_SPI_HD_FD
/** UCI SPI full-duplex handshake interface, handshake pins configured from board.h */
#define UCI_INTF_SPI_FD_HS (1)
#else
/** UCI SPI half-duplex handshake interface, handshake pins configured from board.h */
#define UCI_INTF_SPI_HD_HS (1)
#endif
 
/** UCI SPI bit rate */
#define UCI_INTF_SPI_SPEED 1000000
 
#else
 
#if UCI_INTF_UART_HS_EN
/** UCI UART interface with handshake */
#define UCI_INTF_UART_HS (1)
 
/** The time for UART delay to send */
#define UCI_INTF_UART_HS_DELAYED_SEND_US (1000)
#else
/** UCI UART interface without handshake */
#define UCI_INTF_UART (1)
#endif
 
/** UART baudrate, @ref enum UART_BAUD_T */
#define UCI_INTF_UART_BAUD BAUD_921600
 
#endif
 
/** UCI handshake timeout */
#define UCI_HS_TIMEOUT_MS (50U)
 
/* =========================================================================================================================== */
/* ================                                 Debug/TRACE configuration                                 ================ */
/* =========================================================================================================================== */
 
/** Enable trace output */
#define TRACE_EN (1)
 
/** Enable exception reboot */
#ifndef TRACE_REBOOT_EN
#define TRACE_REBOOT_EN (1)
#endif
 
/** Enable standard format output */
#define TRACE_STD_LIB_EN (0)
 
/** Configure trace level for modules: BOOT | TEST | UCI | UWB | APP | DRIVER | PHY | MAC */
#define TRACE_LVL_CONFIG_0 (0x44444444)
 
/** Configure trace level for modules: CCC | FIRA | OS */
#define TRACE_LVL_CONFIG_1 (0x00000444)
 
/* =========================================================================================================================== */
/* ================                                   Power configuration                                     ================ */
/* =========================================================================================================================== */
 
/** Enable low power mode */
#ifndef LOW_POWER_EN
#if (UCI_INTF_PORT || (UCI_INTF_PORT == 0 && UCI_INTF_UART_HS_EN))
#define LOW_POWER_EN (1)
#else
#define LOW_POWER_EN (0)
#endif
#endif
 
/** Enable 32.768K crystal as low power mode clock source */
#ifndef XTAL32K_EN
#define XTAL32K_EN (1)
#endif
 
/** Enable DC-DC */
#ifndef DCDC_EN
#define DCDC_EN (1)
#endif
 
/** Enable BOR */
#ifndef BOR_EN
#define BOR_EN (0)
#endif
 
/** Enable BOD */
#ifndef BOD_EN
#define BOD_EN (0)
#endif
 
/** Enable UWB high performance mode, it will increase power consumption */
#ifndef HIGH_PERFORMANCE_MODE_EN
#define HIGH_PERFORMANCE_MODE_EN (0)
#endif
 
/* =========================================================================================================================== */
/* ================                                   Clock configuration                                     ================ */
/* =========================================================================================================================== */
 
/** Configure system clock source @ref enum CLOCK_ATTACH_TYPE_T */
#define SYS_CLK_SOURCE (CLOCK_62P4M_XTAL38P4M_TO_SYS_CLK)
 
/** AHBCLK = SYSCLK/(div) @ref enum CLOCK_BUS_DIVIDER_VAL_T */
#define AHB_DIV (CLOCK_DIVIDED_BY_1)
 
/** APBCLK = AHBCLK/(div) @ref enum CLOCK_BUS_DIVIDER_VAL_T */
#define APB_DIV (CLOCK_DIVIDED_BY_1)
 
/** Configure 32K clock source @ref enum CLOCK_ATTACH_TYPE_T */
#if XTAL32K_EN
#define CLK_32K_SOURCE (CLOCK_XTAL32K_TO_32K_CLK)
#define LOW_POWER_CLOCK_PPM (50)
#else
#define CLK_32K_SOURCE (CLOCK_RCO32K_TO_32K_CLK)
#define LOW_POWER_CLOCK_PPM (1000)
#endif
 
/** Enable system tick timer (period = 10ms), needed by OS */
#define SYS_TICK_EN (1)
 
/* =========================================================================================================================== */
/* ================                                    UWB configuration                                      ================ */
/* =========================================================================================================================== */
 
/** Enable Post-process filter */
#define FILTER_EN (1)
 
/** Enable RSSI output */
#define RSSI_EN (1)
 
/** Enable Channel status information output */
#define CSI_EN (0)
 
/** Enable PDoA 3D */
#define PDOA_3D_EN (0)
 
/** Enable AoA */
#define AOA_EN (0)
 
/** TX power level: 0 ~ 60 */
#define TX_POWER_LEVEL (36)
 
/** Dynamic update RX main antenna, can be enabled only when 2 ports are in use */
#define DYNAMIC_UPDATE_MAIN_ANTENNA_EN (0)
 
#if DYNAMIC_UPDATE_MAIN_ANTENNA_EN
#define RX_ANT_PORTS_COMBINATION (RX_2PORTS_ANT_3_0)
#else
/** Antenna ports combination, @ref macro definition RX_xPORTS_ANT_xxx */
#define RX_ANT_PORTS_COMBINATION (RX_1PORT_ANT_3)
#endif
 
#if PDOA_3D_EN
/// Antenna pattern
#define ANT_PATTERN (ANT_PATTERN_SQUARE)
/// Antenna layout, @ref enum ANT_LAYOUT_T
#define ANT_LAYOUT (ANT_LAYOUT_HORIZONTAL)
#else
/// Antenna pattern
#define ANT_PATTERN (ANT_PATTERN_LINEAR)
#endif
 
#ifndef RANGING_FOM_FILTER_EN
// depends on CHEST_DUMP_EN
#define RANGING_FOM_FILTER_EN (1)
#endif
 
/** Enable load cap automatic tuning during ranging procedure */
#define XTAL_AUTO_TUNE_EN (1)
 
/** Enable kalman filter as post process filter, FILTER_EN should be enabled meanwhile */
#define KF_EN (1)
 
/** Velocity of propagation (%) */
#define VP_VAL (100)
 
/* =========================================================================================================================== */
/* ================                                           End                                             ================ */
/* =========================================================================================================================== */
 
#endif /* USER_CONFIG_H_ */