chen
2024-07-29 55579b9ada2fc22edcae817e7d6e65710c47edd3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
/*
 * Copyright (c) 2019-2023 Beijing Hanwei Innovation Technology Ltd. Co. and
 * its subsidiaries and affiliates (collectly called MKSEMI).
 *
 * All rights reserved.
 *
 * Redistribution and use in source and binary forms, with or without
 * modification, are permitted provided that the following conditions are met:
 *
 * 1. Redistributions of source code must retain the above copyright notice,
 *    this list of conditions and the following disclaimer.
 *
 * 2. Redistributions in binary form, except as embedded into an MKSEMI
 *    integrated circuit in a product or a software update for such product,
 *    must reproduce the above copyright notice, this list of conditions and
 *    the following disclaimer in the documentation and/or other materials
 *    provided with the distribution.
 *
 * 3. Neither the name of MKSEMI nor the names of its contributors may be used
 *    to endorse or promote products derived from this software without
 *    specific prior written permission.
 *
 * 4. This software, with or without modification, must only be used with a
 *    MKSEMI integrated circuit.
 *
 * 5. Any software provided in binary form under this license must not be
 *    reverse engineered, decompiled, modified and/or disassembled.
 *
 * THIS SOFTWARE IS PROVIDED BY MKSEMI "AS IS" AND ANY EXPRESS OR IMPLIED
 * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
 * MERCHANTABILITY, NONINFRINGEMENT, AND FITNESS FOR A PARTICULAR PURPOSE ARE
 * DISCLAIMED. IN NO EVENT SHALL MKSEMI OR CONTRIBUTORS BE LIABLE FOR ANY
 * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
 * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
 * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
 * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
 * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
 * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
 */
 
#include "mk_gpio.h"
#include "mk_clock.h"
#include "mk_reset.h"
#include "mk_trace.h"
 
struct GPIO_HANDLE_T
{
    GPIO_TypeDef *const base;
    const IRQn_Type irq;
    uint32_t irq_mask;
    GPIO_IRQ_HANDLER_T irq_handler[IO_PIN_MAX];
};
 
static struct GPIO_HANDLE_T gpio_handle[GPIO_MAX_NUM] = {
    {
        .base = GPIO,
        .irq = GPIO_IRQn,
        .irq_mask = 0,
        .irq_handler = {0},
    },
};
 
int gpio_open(void)
{
    // enable GPIO clock
    clock_enable(CLOCK_GPIO);
    reset_module(RESET_MODULE_GPIO);
    return DRV_OK;
}
 
int gpio_close(void)
{
    // disable GPIO clock
    clock_disable(CLOCK_GPIO);
    return DRV_OK;
}
 
void gpio_write(uint32_t value)
{
    gpio_handle[0].base->DATAOUT = value;
}
 
uint32_t gpio_read(void)
{
    return gpio_handle[0].base->DATA;
}
 
void gpio_pin_set(enum IO_PIN_T pin)
{
    gpio_handle[0].base->DATAOUT = gpio_handle[0].base->DATAOUT | (1U << pin);
}
 
void gpio_pin_clr(enum IO_PIN_T pin)
{
    gpio_handle[0].base->DATAOUT = gpio_handle[0].base->DATAOUT & (~(1U << pin));
}
 
void gpio_pin_toggle(enum IO_PIN_T pin)
{
    gpio_handle[0].base->DATAOUT = gpio_handle[0].base->DATAOUT ^ (1U << pin);
}
 
uint8_t gpio_pin_get_val(enum IO_PIN_T pin)
{
    return (((gpio_handle[0].base->DATA) >> pin) & 0x1U);
}
 
void gpio_pin_set_dir(enum IO_PIN_T pin, enum GPIO_DIR_T dir, uint8_t out_val)
{
    if (dir == GPIO_DIR_IN)
    {
        SYSCON->IO_EI |= (1U << pin);
        gpio_handle[0].base->OUTENCLR = (1U << pin);
    }
    else if (dir == GPIO_DIR_OUT)
    {
        if (out_val)
        {
            gpio_pin_set(pin);
        }
        else
        {
            gpio_pin_clr(pin);
        }
        gpio_handle[0].base->OUTENSET = (1U << pin);
    }
    else
    {
        SYSCON->IO_EI &= ~(1U << pin);
        gpio_handle[0].base->OUTENCLR = (1U << pin);
    }
}
 
void gpio_enable_irq(enum IO_PIN_T pin, enum GPIO_IRQ_TYPE_T irq_type, GPIO_IRQ_HANDLER_T irq_handler)
{
    switch (irq_type)
    {
        case GPIO_IRQ_TYPE_LOW_LEVEL:
            gpio_handle[0].base->INTPOLCLR = (1U << pin);
            gpio_handle[0].base->INTTYPECLR = (1U << pin);
            break;
        case GPIO_IRQ_TYPE_HIGH_LEVEL:
            gpio_handle[0].base->INTPOLSET = (1U << pin);
            gpio_handle[0].base->INTTYPECLR = (1U << pin);
            break;
        case GPIO_IRQ_TYPE_FALLING_EDGE:
            gpio_handle[0].base->INTPOLCLR = (1U << pin);
            gpio_handle[0].base->INTTYPESET = (1U << pin);
            break;
        case GPIO_IRQ_TYPE_RISING_EDGE:
            gpio_handle[0].base->INTPOLSET = (1U << pin);
            gpio_handle[0].base->INTTYPESET = (1U << pin);
            break;
    }
 
    gpio_handle[0].irq_handler[pin] = irq_handler;
 
    if (gpio_handle[0].irq_mask == 0)
    {
        NVIC_SetPriority(gpio_handle[0].irq, IRQ_PRIORITY_NORMAL);
        NVIC_ClearPendingIRQ(gpio_handle[0].irq);
        NVIC_EnableIRQ(gpio_handle[0].irq);
    }
    gpio_handle[0].irq_mask |= (1U << pin);
 
    gpio_handle[0].base->INTENSET = (1U << pin);
}
 
void gpio_disable_irq(enum IO_PIN_T pin)
{
    gpio_handle[0].base->INTENCLR = (1U << pin);
    gpio_handle[0].irq_mask &= ~(1U << pin);
    if (gpio_handle[0].irq_mask == 0)
    {
        NVIC_DisableIRQ(gpio_handle[0].irq);
        NVIC_ClearPendingIRQ(gpio_handle[0].irq);
    }
}
 
void GPIO_IRQHandler(void)
{
    uint32_t int_stat = gpio_handle[0].base->INTSTATUS;
 
    for (enum IO_PIN_T i = 0; i < IO_PIN_MAX; i++)
    {
        if ((int_stat & (1U << i)) && (gpio_handle[0].irq_handler[i]))
        {
            gpio_handle[0].irq_handler[i](i);
            gpio_handle[0].base->INTSTATUS = (1 << i);
        }
    }
}