liuzhigang
2025-11-11 29cf7137d26f710bc9dab4e590d76181216d2f6c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
/******************************************************************************
 * @file     system_ARMCA5.h
 * @brief    CMSIS Device System Header File for Arm Cortex-A5 Device Series
 * @version  V1.00
 * @date     10. January 2018
 *
 * @note
 *
 ******************************************************************************/
/*
 * Copyright (c) 2009-2018 Arm Limited. All rights reserved.
 *
 * SPDX-License-Identifier: Apache-2.0
 *
 * Licensed under the Apache License, Version 2.0 (the License); you may
 * not use this file except in compliance with the License.
 * You may obtain a copy of the License at
 *
 * www.apache.org/licenses/LICENSE-2.0
 *
 * Unless required by applicable law or agreed to in writing, software
 * distributed under the License is distributed on an AS IS BASIS, WITHOUT
 * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
 * See the License for the specific language governing permissions and
 * limitations under the License.
 */
 
#ifndef __SYSTEM_ARMCA5_H
#define __SYSTEM_ARMCA5_H
 
#ifdef __cplusplus
extern "C" {
#endif
 
#include <stdint.h>
 
extern uint32_t SystemCoreClock;     /*!< System Clock Frequency (Core Clock)  */
 
/**
  \brief Setup the microcontroller system.
 
   Initialize the System and update the SystemCoreClock variable.
 */
extern void SystemInit (void);
 
 
/**
  \brief  Update SystemCoreClock variable.
 
   Updates the SystemCoreClock with current core Clock retrieved from cpu registers.
 */
extern void SystemCoreClockUpdate (void);
 
/**
  \brief  Create Translation Table.
 
   Creates Memory Management Unit Translation Table.
 */
extern void MMU_CreateTranslationTable(void);
 
#ifdef __cplusplus
}
#endif
 
#endif /* __SYSTEM_ARMCA5_H */