1
yincheng.zhong
2023-04-06 46e90214c23d76f3ab11b185323d6a7cfc827a64
Src/stm32l0xx_it.c
@@ -65,7 +65,7 @@
/* USER CODE END EV */
/******************************************************************************/
/*           Cortex-M0+ Processor Interruption and Exception Handlers          */
/*           Cortex-M0+ Processor Interruption and Exception Handlers          */
/******************************************************************************/
/**
  * @brief This function handles Non maskable interrupt.
@@ -91,6 +91,7 @@
  while (1)
  {
    /* USER CODE BEGIN W1_HardFault_IRQn 0 */
      SCB->AIRCR = 0X05FA0000|(unsigned int)0x04; //软复位回到bootloader
    /* USER CODE END W1_HardFault_IRQn 0 */
  }
}