yincheng.zhong
2024-01-24 9510cf0760cf50ddeef4b304a2322ceb9560066c
Src/stm32l0xx_it.c
@@ -65,10 +65,10 @@
/* USER CODE END EV */
/******************************************************************************/
/*           Cortex-M0+ Processor Interruption and Exception Handlers          */
/*           Cortex-M0+ Processor Interruption and Exception Handlers          */
/******************************************************************************/
/**
  * @brief This function handles Non maskable interrupt.
  * @brief This function handles Non maskable Interrupt.
  */
void NMI_Handler(void)
{
@@ -91,6 +91,7 @@
  while (1)
  {
    /* USER CODE BEGIN W1_HardFault_IRQn 0 */
      SCB->AIRCR = 0X05FA0000|(unsigned int)0x04; //软复位回到bootloader
    /* USER CODE END W1_HardFault_IRQn 0 */
  }
}
@@ -163,10 +164,23 @@
   
  /* USER CODE END EXTI0_1_IRQn 0 */
  HAL_GPIO_EXTI_IRQHandler(GPIO_PIN_0);
  HAL_GPIO_EXTI_IRQHandler(GPIO_PIN_1);
  /* USER CODE BEGIN EXTI0_1_IRQn 1 */
   //DW_DISABLE;   
  /* USER CODE END EXTI0_1_IRQn 1 */
}
/**
  * @brief This function handles EXTI line 2 and line 3 interrupts.
  */
void EXTI2_3_IRQHandler(void)
{
  /* USER CODE BEGIN EXTI2_3_IRQn 0 */
  /* USER CODE END EXTI2_3_IRQn 0 */
  HAL_GPIO_EXTI_IRQHandler(RADIO_DIO1_Pin);
  /* USER CODE BEGIN EXTI2_3_IRQn 1 */
  /* USER CODE END EXTI2_3_IRQn 1 */
}
/**
@@ -216,4 +230,3 @@
/* USER CODE BEGIN 1 */
/* USER CODE END 1 */
/************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/